专栏名称: EDN电子技术设计
EDN China电子技术设计为电子设计工程师和设计经理人提供前沿深度的电子资讯、设计实例应用方案。
今天看啥  ›  专栏  ›  EDN电子技术设计

用一种强制方法来解决PWM Vdd和接地“饱和”错误

EDN电子技术设计  · 公众号  ·  · 2024-09-10 17:37

文章预览

摘录自Christopher Paul的“ Parsing PWM (DAC) performance: Part 1—Mitigating errors ”: “我很惊讶地发现,当我使用的一款常用µP的输出被配置为恒定逻辑低电平或高电平,并且仅由10MΩ输入数字万用表加载时,电压电平在某些情况下会超过电源电压VDD和地之间的100mV……我们称之为饱和误差。” PWM DAC的精度取决于几个因素,但其中最重要的莫过于模拟开关元件能够可靠且精确地输出零电压和参考电压电平以响应相应的数字状态。然而,正如Christopher Paul设计实例中观察到的那样,有时它们并不会。这些偏差背后的机制尚不完全清楚,但如果能够可靠地消除它们,对PWM性能的影响一定是积极的。图1提出了一种强制修复的方法。 图1:U1是一个多极(例如,74AC04六反相器)PMW开关,其中运算放大器A1强制开关零状态以准确跟踪0=0V,运算放大器A2完成1=Vdd的工作。 U1引 ………………………………

原文地址:访问原文地址
快照地址: 访问文章快照
总结与预览地址:访问总结与预览