专栏名称: EDN电子技术设计
EDN China电子技术设计为电子设计工程师和设计经理人提供前沿深度的电子资讯、设计实例应用方案。
目录
相关文章推荐
今天看啥  ›  专栏  ›  EDN电子技术设计

强大的555计时器和ESR电容表

EDN电子技术设计  · 公众号  ·  · 2024-09-09 17:31
    

文章预览

让我们看看如何有效地将普通555计时器的输出灌(sink)电流增加一倍。 从图1的框图(取自ST的TS555低功耗单CMOS计时器的数据表)中,我们可以看到放电引脚(pin7)与输出引脚(pin3)重复。实际上,它们只同时处于“低”(Low)状态。而在“高”(High)状态下,输出引脚可以产生源电流,而放电引脚则是漏极开路(Open Drain)状态,或旧式555的开集极电路(Open Collector)状态。 图1:TS555低功耗单CMOS计时器框图。(来源:STMicroelectronics) 图2中的电路结合了输出和放电引脚的灌电流,使我们可以将输出电流增加一倍。电阻器R3和R4是负载的一部份,它们将灌电流限制在安全值以内。 图2:所示电路结合了TS555的输出和放电引脚的灌电流,使输出电流加倍。 这一倍增的代价是精度有些微下降:现在,电路更容易受到电源电压变化的影响。尽管如此,对许多应用来说,精度的小幅降 ………………………………

原文地址:访问原文地址
快照地址: 访问文章快照
总结与预览地址:访问总结与预览