文章预览
极零相消电路的硬件配置需要根据前端信号源输出电容来确定,根据我们的系统大致测算前端输出电容的充放电时间常数在40~50ns之间。所以最开始选用的配置是3.3nF和15欧姆。经过不管迭代检测,最终确定为220pF和220欧姆。 如下图所示,经过PZC电路后,系统基线起伏调理到1.2mV左右。基线水面上的脉冲信号是否都是实际有用信号呢? 实际应该还存在多光子叠加的暗脉冲,当前SiPM的暗电流无法做的很小,导致正常工作条件下暗脉冲很多,很容易产生堆叠,并被系统确认识别为有用信号。 这种情况其实系统还是可以在后期进行再次识别并检出。对于系统无法忍受的是这种暗脉冲和有用脉冲产生堆叠(pile-up),所以PZC除了条件基线,抹平基线起伏以外,还可以减少暗脉冲与实际有用脉冲之间的堆叠。 那么为何说PZC可以减少有用脉冲与暗脉冲之间堆叠
………………………………