专栏名称: EDN电子技术设计
EDN China电子技术设计为电子设计工程师和设计经理人提供前沿深度的电子资讯、设计实例应用方案。
今天看啥  ›  专栏  ›  EDN电子技术设计

LDO与DC-DC串联到底能抑制多少纹波?

EDN电子技术设计  · 公众号  ·  · 2024-10-07 09:42

文章预览

一、PSRR概念    PSRR即Power-Supply Rejection Ratio电源抑制比,指的是输入纹波电压与输出纹电压的比值,单位是分贝(dB),其表达式为:        粗浅理解即:假设在某个频率下输入纹波电压为100mV,那么输入到一个20dB共模抑制比的LDO后输出电压纹波为10mV。 二、DC-DC后串联LDO降低纹波       1. 一般应用 一般的应用如下,在DC-DC后串联一个LDO,利用LDO的高PSRR来降低输出电压纹波。        2. 如何计算降低多少纹波   一般的LDO会标成自己在1kHz下的PSRR,好一点的在60~80dB,但是并不代表他串联在DC-DC后就能起到60~80dB的抑制效果。 实际上由于现在追求小体积,DC-DC的频率越来越高,也就意味着其纹波频率越来越高。为何频率越高体积越小?点击此前的文章了解: 如何减小DC-DC芯片外围电路体积? 如下是TI的一款DC-DC,典型的工作频率为1.5MHz,那么参考上图 ………………………………

原文地址:访问原文地址
快照地址: 访问文章快照
总结与预览地址:访问总结与预览